

**Es5:** Sia data la seguente sequenza di indirizzi in lettura (l) o scrittura (s) emessi dalla CPU:

|   | Indirizzo    | 1/s | dato scritto (in esadecimale) |
|---|--------------|-----|-------------------------------|
| 1 | 000100000000 | 1   |                               |
| 2 | 000100001000 | 1   |                               |
| 3 | 000100001100 | s   | B1                            |
| 4 | 000100001100 | 1   |                               |
| 5 | 000100010000 | S   | B4                            |
| 6 | 000100010000 | 1   |                               |
| 7 | 000100010100 | S   | B7                            |

Si assuma che la dimensione di parola coincida con un byte, e la presenza di una cache di ampiezza 16B, dimensione di blocco 4B, inizialmente vuota, e ad associazione a 2 vie (con politica di rimpiazzo LRU e politica di scrittura write-through).

Si assuma che la memoria abbia il contenuto esadecimale mostrato di seguito:

| ind             | byte | ind | byte | ind | byte | ind | byte |  |  |  |
|-----------------|------|-----|------|-----|------|-----|------|--|--|--|
| 100             | 0C   | 101 | 00   | 102 | 07   | 103 | 02   |  |  |  |
| 104             | 00   | 105 | 00   | 106 | 00   | 107 | 00   |  |  |  |
| 108             | AE   | 109 | 13   | 10A | A1   | 10B | 23   |  |  |  |
| 10C             | A1   | 10D | 42   | 10E | 90   | 10F | 75   |  |  |  |
| 110             | В9   | 111 | 16   | 112 | 00   | 113 | 00   |  |  |  |
| 114             | 0A   | 115 | 07   | 116 | 03   | 117 | 71   |  |  |  |
| ind = indirizzo |      |     |      |     |      |     |      |  |  |  |

Si mostri come sia il contenuto della cache che il contenuto della memoria cambia.



## Soluzione:

Poiché un blocco è costituito da 4B, e la cache è di 16B, si avranno in cache 16/4 = 4 linee.

Essendo l'associatività a due linee (2 vie), la cache sarà costituita da due insiemi (set 0 e set 1) ognuno di 2 linee.

Quindi i 12 bit di indirizzo saranno suddivisi nel seguente modo:

- i 2 bit meno significativi individueranno il byte all'interno del blocco;
- il terzo bit da destra individuerà l'insieme (set 0 o set 1);
- i restanti bit costituiranno il campo tag.

Mostriamo di seguito l'evoluzione del contenuto della cache e della memoria.

Per la cache, nel caso in cui tutte e due le linee di un insieme (set) siano libere, si sceglie la linea con indirizzo minore per la allocazione (scelta arbitraria: si poteva usare un criterio diverso).

In caso di miss per una operazione di scrittura, si assume la politica "write allocate", cioè si porta prima in cache il blocco che contiene la parola da scrivere e poi si effettua la scrittura.

```
Codifica della soluzione
 ind. rif.
                    cache dati
                                            modifica memoria
                           set 1 [ linea 2 ]
                                           mem[ind.] = cont.
 memoria
                set 0
            [ linea 0 ]
   hex
  binario
            t: tag
                          t: tag
            r: rif.
                           r: rif.
            r: rif.
                          r: rif.
    100
            [00|00|07|02]
000100000000 t:000100000
            r:miss
             Ε
            t:
            [00|00|07|02]
   108
000100001000 t:000100000
            r:
            [AE|13|A1|23]
            t:000100001
            r:miss
```





